10.3969/j.issn.1671-654X.2013.06.029
一种基于FPGA的全帧率图像处理方法
针对图像算法在FPGA内的硬件化实现问题,提出了一种全帧率处理的思路,并提供了两种具体的可供参考的设计方法---基于像素流缓冲的卷积核处理技术和基于相邻图像帧相关性的图像参数提取技术。通过其可以方便地设计并实现大部分空间域图像处理算法及其任意组合的硬件逻辑电路,并达到与图像输入帧率相同的处理速度。以Canny算子的硬件化实现为例验证了设计理念。实验结果表明,全帧率图像方法具有可操作性强、实时性好、符合结构化模块化设计的特点,特别适合于对实时性要求高的嵌入式视觉系统。
现场可编程门阵列、全帧率图像处理、模块化设计、图像卷积处理、Canny算子
TP274(自动化技术及设备)
国家自然科学基金重点项目资助61134004
2014-01-09(万方平台首次上网日期,不代表论文的发表时间)
共6页
112-117