10.19297/j.cnki.41-1228/tj.2017.01.011
宽带数字信道化接收机算法研究与硬件实现
对宽带数字信道化接收机进行了理论研究与硬件实现. 该系统模型采用多相滤波结构, 使用IFFT算法简化信道化多相滤波器结构与参数, 并对各个信道进行下变频产生基带信号以便后续信号识别分析处理, 信道化频带划分采用均匀且相邻信道50%交叠的方式. 该系统硬件采用A/D转换芯片和FPGA芯片实现, A/D转换芯片完成宽带信号采集, FPGA芯片完成相关算法软件实现. 该接收机结构具有设计灵活、 实现简单、 计算效率高、 实时处理能力强、 计算量低、 FPGA硬件资源少等优点.
接收机、信道化、多相滤波、IFFT、FPGA
TN971+.1
航空科学基金;中央高校基本科研业务费专项
2017-04-14(万方平台首次上网日期,不代表论文的发表时间)
共6页
68-73