基于FPGA和ARM的控制器设计及在快联锁保护系统中的应用
联锁保护系统是上海光源为保护重要设备而设置的控制子系统,快联锁保护系统是其中一部分,其联锁响应时间要小于1 ms.本文介绍了一种基于FPGA和ARM的快联锁保护系统的实现方案,该方案利用ARM软件功能强及FPGA逻辑处理灵活和IO资源丰富的特点实现快联锁的功能.本文简要介绍了系统的设计方案和硬件结构,及该控制器的测试结果.
快联锁保护系统、FPGA、ARM
33
TP277(自动化技术及设备)
2015-06-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
653-656