10.3969/j.issn.1007-2683.2010.02.021
用于低功耗A/D转换器的运算跨导放大器设计
设计了一种适用于采用级间共用运放技术的10bit流水线A/D转换器(ADC)的低功耗全差分运算跨导放大器(OTA).该放大器由一个改进的折叠共源共栅结构和一个套筒共源共栅结构共同组成,利用时钟控制,使ADC的采样保持和余量增益电路正常工作并满足其性能要求.基于0.6 μm CMOS工艺对电路进行了设计,并利用HSpice软件对电路进行了仿真.仿真结果表明,该放大器在采样保持和奇数级电路中开环增益为60 dB,偶数级电路开环增益为50 dB,总功耗仅为4.5 mW,满足低功耗ADC所要求的性能指标.
运算跨导放大器、全差分、余量增益电路
15
TN722(基本电子电路)
2010-06-21(万方平台首次上网日期,不代表论文的发表时间)
共5页
83-87