10.3969/j.issn.1007-2683.2008.05.015
利用FPGA实现直接序列扩频码的发射
针对直接序列扩频系统抗干扰能力强、截获率低、多址能力强、抗多径、保密性好等优点,采用Verilog HDL语言、Altera公司的集成开发环境MAX+PLUS Ⅱ和Stratix系列芯片EPIS30F780C5,完成了对直接序列扩频发射系统的软件仿真和硬件电路设计.经仿真和测试表明,本系统提高了系统性能和处理速度,减少了硬件延迟,并且系统功能可以通过程序修改和升级,具有很大灵活性.
FPGA、直接序列扩频、PN码
13
TP301.6(计算技术、计算机技术)
2009-02-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
54-56,60