10.3969/j.issn.1007-2683.2003.06.008
应用VHDL语言的FFT算法实现
针对目前数字信号处理中大量采用的FFT算法都需要软件来处理的问题,基于FFT算法的原理,采用硬件描述语言(VHDL)和现场可编程逻辑门阵列(FPGA),建立了算法逻辑的硬件模型,并编程实现其逻辑运算功能,完成了FFT算法的硬件描述.经测试表明,数字信号的处理速度提高了10%~20%,特别适用于复杂信号的频谱分析,增强了数据处理的可靠性和稳定性.
FFT算法、硬件描述语言、现场可编程逻辑门阵列、数字信号
8
TP211.5(自动化技术及设备)
2004-04-02(万方平台首次上网日期,不代表论文的发表时间)
共3页
24-26