引入演化效率因子的演化算法设计
随着电子芯片技术的发展,电路系统不断向高集成度和智能化发展.在复杂电磁场环境的各种干扰下,对信息化电子系统的稳定性和可靠性要求越来越高,电子系统的可靠性及自主容错能力成为电路设计所面临的新挑战.为提高恶劣情况下电路的抗干扰能力,提出将分析得到的演化效率因素作为算法的影响因子,引入到演化算法的适应度函数中,对算法进行提高和改进.研究结果表明,在单点短路和断路故障仿真实验中,引入演化效率因子的演化算法的平均无故障概率分别为0.754 和0.853.与传统的演化算法相比,两者分别提高了16.4%和14%;与自适应算法相比,两者分别提高了 6.7%和 5%,证明在受扰或局部损伤的情况下,引入演化效率因子能够有效提升电路系统的鲁棒性及容错抗扰能力.研究结果对改进电路设计的强化及完善有一定的参考价值.
电子电路、演化效率、演化算法、电路设计、容错能力
39
TP275(自动化技术及设备)
河北省自然科学基金F2014208113
2018-08-15(万方平台首次上网日期,不代表论文的发表时间)
共7页
275-281