期刊专题

10.3969/j.issn.1007-2373.2009.01.012

基于DSP+CPLD的多路PWM发生器的设计

引用
随着多电平技术的发展,开关数量急剧增加,对于超过三电平的电路结构,现有的嵌入式处理器本身提供的PWM通道显然不够用,而CPLD具有I/O口多、设计灵活、规模大和速度快的优点,为此本文采用DSP+CPLD方式,设计了多电平变换器用脉冲发生嚣实现方案,详细介绍了方案设计方法和特点,并给出了部分实验结果.

多电平变换器、脉冲发生器、DSP、CPLD

38

TM921.51

2009-04-21(万方平台首次上网日期,不代表论文的发表时间)

共6页

61-66

暂无封面信息
查看本期封面目录

河北工业大学学报

1007-2373

13-1208/T

38

2009,38(1)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn