10.3969/j.issn.1007-2373.2009.01.012
基于DSP+CPLD的多路PWM发生器的设计
随着多电平技术的发展,开关数量急剧增加,对于超过三电平的电路结构,现有的嵌入式处理器本身提供的PWM通道显然不够用,而CPLD具有I/O口多、设计灵活、规模大和速度快的优点,为此本文采用DSP+CPLD方式,设计了多电平变换器用脉冲发生嚣实现方案,详细介绍了方案设计方法和特点,并给出了部分实验结果.
多电平变换器、脉冲发生器、DSP、CPLD
38
TM921.51
2009-04-21(万方平台首次上网日期,不代表论文的发表时间)
共6页
61-66