10.3969/j.issn.1000-0682.2005.01.020
用FPGA设计数字频率计
该数字频率计的设计仅利用硬件描述语言来完成对系统功能的描述,在EDA工具的帮助下就可以得到最后的设计结果.所以尽管目标系统是硬件,但整个设计和修改过程如同完成软件设计一样方便和高效.
数字频率计、现场可编逞逻辑器件、电子设计自动化、硬件描述语言
TM935.13
2005-03-17(万方平台首次上网日期,不代表论文的发表时间)
共3页
57-58,54
10.3969/j.issn.1000-0682.2005.01.020
数字频率计、现场可编逞逻辑器件、电子设计自动化、硬件描述语言
TM935.13
2005-03-17(万方平台首次上网日期,不代表论文的发表时间)
共3页
57-58,54
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn