10.3760/cma.j.issn.1673-4181.2012.02.006
一种基于FPGA的EIT电流源和数字解调方法
目的 依据数字化电阻抗断层成像(EIT)硬件系统的要求,构建了基于现场可编程门阵列(FPGA)的通用型EIT硬件实验平台,完成了直接数字频率合成(DDS)的电流源和数字解调方法研究.方法 实验平台以FPGA芯片为核心,集成了DDS模块、D/A及A/D接口模块、数字解调模块和RS-232数据通信等模块.结果 电流源可在6.1~390.6 kHz范围输出多频激励信号,输出阻抗大于190 kΩ,电流峰峰值为2 mA.数字解调模块可同时提取被测阻抗的实部和虚部信息.结论 采用生物组织等效模型进行的模拟测试验证了本研究系统工作的有效性,为实用化EIT系统的建立奠定了基础.
电阻抗断层成像、电流源、现场可编程门阵列、数字解调
35
R445(诊断学)
2012-07-17(万方平台首次上网日期,不代表论文的发表时间)
90-93