10.3969/j.issn.1000-3819.2008.03.026
高性能数字时钟数据恢复电路
设计了一个数字时钟数据恢复电路,采用相位选择锁相环进行相位调整,在不影响系统噪声性能的前提下大大降低了芯片面积.该电路应用于100 MHz以太网收发系统中,采用中芯国际0.18 μm标准CMOS工艺实现,核心电路相位选择锁相环的芯片面积小于0.12 mm2,电流消耗低于4 mA.仿真与测试结果表明,恢复时钟抖动的峰峰值小于350 ps,相位偏差小于400 ps,以太网接收误码率小于10-12,电路可以满足接收系统的要求.
时钟恢复、锁相环、相位选择、Σ-△调制器
28
TN431.2(微电子学、集成电路(IC))
天津市科委攻关计划培育项目06YFGPGX08300
2008-12-08(万方平台首次上网日期,不代表论文的发表时间)
共5页
435-439