10.3969/j.issn.1673-808X.2021.01.003
基于FPGA和ARM的高精度GNSS授时系统
为提高卫星授时的精度,设计了基于FPGA和ARM的GNSS授时系统.在ARM处理器中,进行钟差数据以及秒抖动的处理;在FPGA端实现高精度时间间隔的测量,并采用NCO控制实现时间同步,达到高精度授时.实验结果表明,GNSS授时系统精度可以达到±15 ns,并且实现了与系统标准时间的同步,同步精度在9 ns左右.总体来说,设计实现的GNSS授时系统具有授时精度高、抗干扰性强的特点,满足高精度工程应用的要求.
GNSS授时、FPGA、ARM处理器、时间同步
41
TN967.1;P127
国家自然科学基金;广西壮族自治区科技计划;桂林电子科技大学研究生教育创新项目;桂林电子科技大学研究生教育创新项目
2021-07-07(万方平台首次上网日期,不代表论文的发表时间)
共5页
13-17