10.3969/j.issn.1673-808X.2019.03.011
一种基于ADF4360-9和FPGA的合成时钟源设计
为了获得稳定可靠的时钟源,设计了一种合成时钟源.通过FPGA产生控制信号,结合硬件电路和软件设计,控制ADF4360-9时钟芯片输出,得到稳定的时钟模块.ModelSim软件测试结果表明了程序时序的正确性,且实际测试的相位噪声与仿真的相位噪声基本一致,本时钟源相位噪声理想,稳定可靠.
时钟源、锁相环、电荷泵、相位噪声、FPGA
39
TN74(基本电子电路)
桂林电子科技大学研究生创新基金C77YJA24BX05
2019-10-10(万方平台首次上网日期,不代表论文的发表时间)
共6页
223-228