10.3969/j.issn.1673-808X.2015.03.002
一种基于FPGA的高精度同步信号生成设计与实现
针对特定通信系统中需要实现快速、高精度的时间同步需求,设计了一种基于 FPGA 同步信号生成的系统方案。系统以C/A码码片为最小时间刻度,通过对信号中码片数计数输出秒脉冲信号,并在同源情况下,根据码相位累加器溢出后残余值的特点,调整秒脉冲信号的输出位置。结果表明,调整后的秒脉冲信号同步精度能达到纳秒级,在工程上具有一定的应用价值。
秒脉冲信号、码相位累加器、同步精度
TN911
国家自然科学基金61162007,61271284,61362005;广西自然科学基金2013GXNSFA019004;广西无线宽带通信与信号处理重点实验室主任基金GXKL0614102
2015-07-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
178-181