10.3969/j.issn.1673-808X.2014.02.002
一种IEEE 802.11 n流水线FFT/IFFT的实现
为了解决无线通信系统结构复杂、硬件占用大的问题,设计了一种优化的流水线型 FFT/IFFT处理器。该 FFT处理器专为IEEE802.11n协议中SISO-OFDM系统设计,根据SISO-OFDM需完成64点、128点快速傅里叶变换(FFT)的特点,FFT处理器选择基2、基4混合算法,单路延迟反馈结构。硬件实现中,采用优化的蝶形运算单元,精简了旋转因子的存储,并设计了动态存取的输出寄存器等,输入输出位宽为10 bit时,在UMC 0.11μm CMOS工艺下将硬件描述优化成逻辑门阵列,面积约为0.3 mm2。与传统的存储器结构 FFT相比,大大减少了硬件开销和芯片面积及电路功耗。
快速傅里叶变换、单路延迟反馈结构、蝶形运算单元、流水线结构
TN47(微电子学、集成电路(IC))
国家自然科学基金61261017;广西自然科学基金2013GXNSFAA019334
2014-06-07(万方平台首次上网日期,不代表论文的发表时间)
共5页
91-95