10.3969/j.issn.1673-808X.2013.04.005
基于FPGA的高速数据串口采集系统设计
为了实现对高速数据的采集和分析,设计了一种以FPGA为核心逻辑控制模块和串口传输技术的高速数据采集系统.设计采用AD9233模数转换芯片和CycloneII系列的FPGA芯片.FPGA模块的设计采用Verilog HDL硬件描述语言实现,在QuartusII和ModelSim工具中实现软件设计和时序仿真验证.GPS信号的采集实验验证了该系统具有稳定性高、实时性强和准确度高等优点.
FPGA、数据采集、串口通信、Verilog HDL
33
TP274.2;TN409(自动化技术及设备)
国家自然科学基金61062003,61162007,61271284,61261033
2013-10-11(万方平台首次上网日期,不代表论文的发表时间)
共4页
275-278