10.3969/j.issn.1673-808X.2009.03.001
基于DVB-S2标准LDPC码译码器的设计
在分析SMP消息传递算法和MSA消息传递算法特点的基础之上,采用了一种改进的消息传递算法,使校验节点更新与变量节点后验概率更新能同时进行,不但可以提高译码器的吞吐量,而且能有效降低了译码时延.文中通过第二代卫星数字视频广播标准(DVB-S2)标准中LDPC码为例,介绍了FPGA实现过程中各模块的结构和功能,FPGA硬件仿真表明,最高译码速率可以达到60 Mbps.
DVB-S2、LDPC、译码器
29
TN911
教育部新世纪优秀人才支持计划NCET-05-0754;广西自然科学基金桂科自0640168,挂科基0731025
2009-07-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
203-207