10.3969/j.issn.1673-808X.2006.05.001
基于FPGA的单稳态脉冲展宽电路的设计与实现
在数字电路中,经常需要对脉冲信号进行展宽或者压缩,以便后续处理.传统的方法是采用分立元件搭建的单稳态电路实现,针对这种电路的精度和稳定性易受外部环境的影响而变化,不适合在高精度和复杂环境下使用的状况,通过对用可编程逻辑器件FPGA实现单稳态脉冲展宽电路的功能进行研究,设计出三种基于FPGA的单稳态脉冲展宽电路,并进行了电路的仿真和测试比较,结果表明采用时钟计数方法实现的单稳态脉冲展宽电路不仅能有效、方便地对输入脉冲进行展宽和压缩,而且还极大地提高了电路的可靠性和脉冲处理的精度.
现场可编程门阵列器件、脉冲展宽、单稳态电路
26
TN911
2006-12-11(万方平台首次上网日期,不代表论文的发表时间)
共4页
343-346