10.3772/j.issn.1002-0470.2022.05.003
分离真伪时钟的处理器FPGA原型性能校准方法
针对现场可编程门阵列(FPGA)原型系统中内存刷新频率过高导致内存延迟变大的问题,提出了一种校准处理器FPGA原型系统性能的方法,搭建了一个精确的FPGA原型性能验证平台,可用于硅前快速准确地评估处理器系统性能.问题的根本原因是FPGA原型系统同时存在真实墙上时钟和由运行频率降低导致的伪墙上时钟,且在内存系统中刷新和访问请求分别按照两个时钟进行,然而真实机器上这两种请求都是按照真墙上时钟进行,因此FPGA内存系统有性能误差.本文通过将两个墙上时钟分离来实现校准,该校准方法准确度高、通用性强,校准后的FPGA原型系统运行SPEC CPU 2006基准测试程序性能分值平均误差由7.49%降至0.36%,最高误差降至2%以下,可快速有效地指导硅前性能优化.
硅前验证、现场可编程门阵列(FPGA)原型、内存系统、性能评估、校准方法
32
TP333.1;TN929.53;TN402
国家科技重大专项2019ZX01029101-006
2022-07-29(万方平台首次上网日期,不代表论文的发表时间)
共9页
462-470