10.3772/j.issn.1002-0470.2019.06.001
基于电路结构的测试移位功耗优化方法
研究了扫描结构和测试功耗优化技术,考虑到现有的修改扫描单元结构降低测试移位功耗的方法存在冗余开销的问题,提出一种新的基于电路结构的测试移位功耗优化方法.该方法充分利用芯片内部的电路结构,通过分析扫描单元的扇出结构及其控制值,并根据分析结果和权重分配规则动态规划扫描单元的优化顺序,减少处理扫描单元的数量,避免产生冗余的测试开销.同时保证组合逻辑在移位过程中保持不翻转或者尽量不翻转,从而达到降低测试移位功耗的目的.在ITC'99基准电路上的实验结果表明,采用上述优化方法后组合逻辑的移位功耗降低了8.18%到96.98%,时序逻辑的移位功耗降低了41.92%到71.74%,与现有修改扫描单元的方法相比,面积开销节省了6.71%到20.95%.
扫描单元、电路结构、测试移位功耗、动态规划、测试开销
29
国家"核高基"科技重大专项课题2009ZX01028-002-003, 2009ZX01029-001-003, 2010ZX01036-001-002, 2012ZX01029-001-002-002, 2014ZX01020201, 2014ZX01030101;国家自然科学基金61521092,61432016,61222204;中国科学院重点部署项目ZDRW-XH-2017-1
2019-07-18(万方平台首次上网日期,不代表论文的发表时间)
共7页
523-529