10.3772/j.issn.1002-0470.2019.05.002
多核片上系统主控式内存控制器预取
本文提出了一种多核片上系统(MPSoC)主控式内存控制器预取方法来解决多IP核导致内存控制器端预取资源竞争的问题.该方法综合考虑了不同访存流预取的及时性和访存冲突性,将预取数据及时性差的访存流进行过滤,使之在stream buffer资源紧张的情况下不占用流缓冲空间,同时利用流缓冲地址记录表使得存在冲突的访存流优先使用stream buffer,进一步降低了访存冲突的概率.实验表明,该方法可以提升近20%的最大访存带宽,而对带宽需求小的访存IP核可以降低60%左右的访存延迟.
多核片上系统(MPSoC)、及时性、访存冲突、预取、流缓冲
29
国家"核高基"科技重大专项课题2009ZX01028-002-003, 2009ZX01029-001-003, 2010ZX01036-001-002, 2012ZX01029-001-002-002, 2014ZX01020201, 2014ZX01030101;国家自然科学基金61521092, 61222204, 61432016;中国科学院重点部署项目ZDRW-XH-2017-1
2019-06-14(万方平台首次上网日期,不代表论文的发表时间)
共9页
423-431