10.3772/j.issn.1002-0470.2018.09-10.004
优化内存系统能效的DRAM架构研究综述
介绍了不同层次优化内存系统能效研究的现状,对通过修改动态随机存取存储器(DRAM)架构优化内存系统能效的研究进行了详细论述.概述了通过修改内存控制器和操作系统实现的高能效DRAM系统的研究.着重介绍了通过修改DRAM架构实现内存系统能效优化的研究,并将这些研究分为“低延迟的DRAM架构”和“低功耗的DRAM架构”两大类进行介绍,其中低延迟架构的研究包括优化关键操作、降低平均访存延迟以及提升请求并发度等3个方面;低功耗的架构研究包括细粒度激活、低功耗与低频率芯片、优化写操作、优化刷新操作以及多粒度访存等5个方面.最后给出了关于修改DRAM架构实现内存能效优化的总结和展望.
内存、动态随机存取存储器(DRAM)、内存控制器、架构、能效、低延迟、低功耗
28
863计划2015AA0153032;国家重点研发计划2016YFB1000201;国家自然科学基金61420106013
2019-05-29(万方平台首次上网日期,不代表论文的发表时间)
共19页
794-812