10.3772/j.issn.1002-0470.2016.08-09.011
采用超低失调运放的集成积分器的设计与实现
采用特殊技术方法控制二级运放中特定MOS管尺寸,设计出一种超低失调电压的运算放大器,并将其应用到集成积分器的设计.然后基于理想积分器的工作原理,用一种新的方法,设计并实现了一种有超低失调运放的集成积分器.设计采用HHNEC0.18μm CMOS工艺,在Cadence环境下利用Hspice进行仿真,结果显示,运放失调为556nV,增益以及相位稳定裕度较大;积分器在1kHz频率工作时显示出良好的工作特性.版图设计考虑了失配与匹配的问题,并且通过了DRC和LVS规则检查.
CMOS、积分器、超低失调、全集成
26
TN7;TN3
国家自然科学基金61571308;辽宁省教育厅一般项目L205388
2017-03-21(万方平台首次上网日期,不代表论文的发表时间)
共6页
786-791