10.3772/j.issn.1002-0470.2013.12.015
基于Σ-△调制的单比特非线性BP人工神经网络的硬件实现
提出了一种基于∑-△调制(SDM)的单比特BP人工神经网络的硬件实现方法.设计了基于∑-△单比特信号的非线性立方根运算单元,并以此为激活函数单元构建了BP人工神经网络,网络中各神经元的输入输出均为基于∑-△调制的单比特信号.在此基础上实现S函数逼近和网络隐含层的非线性输出.同时采用低环路延时加法器、混合信号乘法器作为关键运算单元,减少了硬件消耗,提高了运算精度.最后在可编程门阵列(FPGA)上实现整个非线性BP人工神经网络,并通过函数逼近的实例验证了该网络的功能.
单比特、人工神经网络、非线性、BP网络、Sigma-Delta、可编程门阵列(FPGA)
23
TP2;TN9
国家自然科学基金61076118
2014-03-11(万方平台首次上网日期,不代表论文的发表时间)
共7页
1316-1322