10.3772/j.issn.1002-0470.2011.04.018
应用于GPS频率综合器的可编程分频器的设计
设计了应用于全球定位系统(GPS)1.2GHz频率综合器中的可编程分频器.该分频器可实现600~700范围的分频比,并利用改进的均匀分频算法使分频输出波形的占空比更加理想.设计采用SMIC 0.18μm CMOS工艺标准单元的半定制设计方法,按照标准数字集成电路设计流程进行设计,包括Verilog代码编写、逻辑综合、版图规划、布局布线、后端时序仿真分析等过程.该可编程分频器模块已采用SMIC 0.18μm CMOS工艺进行流片,核心芯片面积为115μm×115μm.测试结果表明,通过控制芯片预置逻辑,分频器能与控制端口相匹配,完成分频功能,实现了预期结果.
全球定位系统(GPS)、频率综合器、可编程分频器、均匀分频算法、CMOS
21
TN4;TN7
863计划2006AA01Z239;国家自然科学基金60976029
2011-09-05(万方平台首次上网日期,不代表论文的发表时间)
共4页
434-437