10.3772/j.issn.1002-0470.2010.01.014
40Gbps甚短距离并行光传输系统接收电路的设计与实现
给出了符合OIF-VSR5规范的40Gbps甚短距离光传输系统接收电路的设计与实现.该接收电路实现简单,由一片转换芯片及光接收模块构成.其特点是充分利用现场可编程门阵列(FPGA)内嵌的高速收发器成功实现了16×2.488Gbps和12×3.318Gbps信号的发送和接收,并且在一片FPGA上实现了诸如时钟数据恢复、串/并转换、帧同步、通道对齐、12-16路映射等全部功能.基于二分查找法的帧同步电路则大大提高了转换芯片的工作速度.Signaltap II逻辑分析仪的测试结果表明接收电路工作正常,性能良好.在此基础上,给出了VSR5实验系统的点到点测试方法,通过12通道垂直腔面发射激光器并行接收模块和7m 12芯多模带状光纤,将发送电路与接收电路相连,实现了OC768/STM-256 40Gbps的点到点测试,测试结果表明系统误码率小于10-12.
VSR5、转换芯片、帧同步、通道对齐、12-16路映射
20
TN7;TN9
863计划2006AA01Z239
2010-04-20(万方平台首次上网日期,不代表论文的发表时间)
共7页
82-88