10.3772/j.issn.1002-0470.2009.03.014
一种适用于流水线ADC的数字校准算法的硬件实现
研究了一种适用于开关电容级电路结构的流水线ADC的数字后台校准算法并提出了其硬件实现方法.此算法适用于每级1.5bit和多bit的子级转换电路,实时地监控关键子级电路转换函数的特性,并从数字输出中提取校准信息,不中断正常的转换过程.文中提出的硬件实现方法通过有限状态机实现该算法,实现了各模块高效的协同工作.仿真证明用该硬件实现方法设计的校准处理系统能够有效校准电容失配和运放有限增益误差.
流水线ADC、数字校准、后台
19
TB9;TN7
国家自然科学基金60475018
2009-05-25(万方平台首次上网日期,不代表论文的发表时间)
共5页
290-294