10.3321/j.issn:1002-0470.2006.07.002
AVS环路滤波器设计及实现
提出了一种符合AVS视频压缩标准的环路滤波器VLSI结构.该结构利用将水平方向相邻块数据分开存储的策略,以及两个可配置的行列转换阵列,提高了数据的利用率,减少了对系统数据总线带宽的占用,加快了环路滤波的处理速度.采用0.18微米CMOS工艺,工作频率为150MHz时,该结构消耗约38K等效逻辑门.仿真结果显示,该电路的处理能力足够支持对AVS高清电视节目(1280×720,60帧/秒)的实时环路滤波.该结构可用于AVS编解码器芯片.
视频编解码器、AVS标准、环路滤波器、超大规模集成电路
16
TN91
国家科技攻关项目2003AA1Z1290
2006-08-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
666-670