10.3969/j.issn.1005-488X.2015.03.014
一种基于LCoS时序彩色显示降低SDRAM时钟频率的方法
提出了一种3W_FIFO+1SDRAM+ 1R_FIFO架构的LCoS时序彩色显示系统,降低了对SDRAM时钟频率的要求,提高了系统稳定性.分析了常规LCoS时序彩色显示和本文研究的改进型硬件架构上的不同,改进型通过3个W_FIFO将RGB数据分开存储到SDRAM不同位置,再通过R_FIFO从SDRAM不同位置读出分离的RGB信号,以此来提高数据传输效率;接着通过理论计算和Modelsim软件仿真,来验证系统在降低SDRAM的时钟频率情况下,也能够正常稳定工作.
时序彩色、时钟频率、硅基液晶显示、同步动态随机存取内存
35
TN141.9(真空电子技术)
2015-10-20(万方平台首次上网日期,不代表论文的发表时间)
共4页
204-207