10.3969/j.issn.1005-488X.2015.03.005
基于FPGA精细延迟单元的TDC算法设计
根据多通道激光三维雷达系统的需要,解决每一通道的内光路触发脉冲与系统测量时钟之间延时量的技术问题,提出了一种基于FPGA精细延迟单元IODELAY的TDC算法设计,这种结构的TDC不受限于环境温度的变化,时间分辨率达到了78 ps,充分满足系统测量精度的需求,在多通道激光三维雷达中有很高的应用价值.
时间数字计数器、进位链、延迟抽头、时间分辨率
35
TN79+1(基本电子电路)
重大专项资助项目AHJ20112001
2015-10-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
165-169