10.3969/j.issn.1673-1255.2016.03.012
基于FPGA的FFT算法设计与实现
提出一种基于FPGA实现32点实序列FFT的设计方法,采用基二时间抽取算法以及并行迭代处理方案。选择Altera公司Cyclone IV系列芯片,并用Verilog HDL完成设计输入。最后通过Signal Tap与Matlab数据对比发现,该设计可以实现对高速A/D采样数据的实时、准确处理。
现场可编程门阵列、快速傅里叶变换、硬件描述语言、逻辑分析仪
31
TN911.23
山东省科技攻关计划项目2012J0030009
2016-08-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
46-49