10.3969/j.issn.1673-1255.2009.01.015
基于FPGA的高可靠性接口模块设计
介绍了处理器接口模块的设计现状及存在问题,提出了一种新的基于FPGA的处理器接口模块的设计方案.对FPGA的功能进行了分析,介绍了开发流程.按照自顶向下的设计规则,将FPGA设计划分为多个功能模块,介绍了各个模块的功能、基本结构和关键电路等.使用Modelsim进行了VerilogHDL代码级的功能仿真和时序仿真.最后在控制系统平台上进行了系统功能测试,证明了处理器接口模块的稳定性和可行性.
FPGA、VerilogHDL、Modelsim、处理器接口
24
TN702(基本电子电路)
2009-05-06(万方平台首次上网日期,不代表论文的发表时间)
共4页
58-61