期刊专题

10.3969/j.issn.1563-4795.2011.10.003

嵌入式微处理器IP core设计与分析

引用
本文在对传统微控制器进行系统分析的基础上,提出了一种较好的改进设计方法.回避了传统微控制器基于累加器的ALU结构及算术逻辑指令;并在指令执行时序上尽量减少指令执行所需的时钟周期.通过仿真验证证明该设计方法提高了指令的执行效率和微控制器的运行效率,同时避免了通常采用并行处理设计中多级流水线设计带来的内部复杂的控制逻辑设计.

微控制器、IP core、流水线

TP332(计算技术、计算机技术)

2012-03-06(万方平台首次上网日期,不代表论文的发表时间)

12-15

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn