10.3969/j.issn.1563-4795.2011.07.004
数字控制DC/DC变换器中ADC的设计
文中介绍了一种无需外部时钟、可抵消部分工艺偏差的差分延迟线ADC,并对其建模.该ADC结构简单、控制信号在内部产生、转换速率快、功耗低,可应用在高频数字DC/DC控制芯片中.在0.13μm CMOS工艺下仿真表明,在采样电压0.7~1.5V范围内,该ADC输出没有明显偏移,线性度良好.
DC/DC、延迟线ADC、DPWM
13
TN949.7
“数字辅助功率集成关键技术研究”重大专项支持
2011-12-13(万方平台首次上网日期,不代表论文的发表时间)
14-16