10.3969/j.issn.1563-4795.2011.01.003
基于FPGA的高效FIR滤波器设计与实现
给出了一种基于FPGA的数字滤波器的设计方法.该方法先通过MATLAB设计出一个具有具体指标FIR滤波器,再对滤波器系数进行处理,使之便于在FPGA中实现,然后采用基于分布式算法和CSD编码的滤波器结构进行设计,从而避免了乘法运算,节约了硬件资源,其流水线的设计方式也提高了运行速度.Matlab和Modelsim防真表明,该设计功能正确,能实现快速滤波
数字滤波器、分布式算法、Matlab、FPGA
13
TU2;TU7
国家863计划资助项目2006AA06Z222
2011-04-28(万方平台首次上网日期,不代表论文的发表时间)
6-9,13