10.3969/j.issn.1563-4795.2010.11.020
π/4-DQPSK差分解调器的数字化FPGA设计与实现
给出了采用FPGA设计芯片技术对QPSK解调器进行设计的实现方法.该方法可将解调器中原有的多种专用芯片的功能集成在一片大规模可编程逻辑器件FPGA上,从而实现了高度集成化和小型化.仿真结果表明,该方案具有突出的灵活性和高效性,可为设计者提供多种可自由选择的设计方法和工具.
差分解调、FPGA、π/4-DQPSK
12
TN3;TP3
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
60-61