10.3969/j.issn.1563-4795.2010.11.006
基于PC104(Plus)总线的数据接收存储显示系统设计
提出了一种双通道大容量数据接收存储显示系统的实现方案.阐述了以PLX9054为核心、以异步FIFO为数据缓冲通道的PC104(Plus)接口电路的设计方法,同时给出了FPGA控制逻辑设计与Linux系统下基于Qt/Embedded和Framebuffer工控机存储显示程序的实现方法.
PC104(Plus)、Qt/Embedded、Framebuffer、实时存储、同步显示、工控机
12
TP3;TN9
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
18-21