10.3969/j.issn.1563-4795.2010.11.005
基于FPGA的IRTG-B码编解码器的设计与实现
为提高整个系统时间的同步精度,以便为测量设备提供可靠的时间信息和标准频率信号,给出了一种基于FPGA的IRIG-B编解码器的设计与实现方法.新系统基于模块化设计,其中编码部分完成标准时间信息及相应的BCD码的产生,并在标准时间BCD码中加入帧开始标志位、位置识别标志和索引标志识别,从而将BCD格式的时间信息变成IRIG-B格式码,同时数据并串处理可通过FPGA的一个I/O端口发送串行数据.解码部分则完成串行IRIG-B格式码的接收并判断帧开始标志位和位置识别标志,再解出相应原始时间信息并存储到双端口的RAM中,最后以并行方式输出.
IRIG-B、可编程逻辑器件、FPGA、编码器、解码器
12
TP3;TN9
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
15-17,21