10.3969/j.issn.1563-4795.2010.08.016
电子抢答器的EDA设计与实现
以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言(VHDL)为主要表达方式,以QuartusⅡ开发软件和GW48EDA开发系统为设计工具,阐述了电子抢答器的工作原理和软硬件实现方法.并对所设计的电子抢答器进行了时序仿真和硬件验证.
电子抢答器、FPGA、VHDL、QuartusⅡ
12
TP3;TP2
2011-01-27(万方平台首次上网日期,不代表论文的发表时间)
54-57
10.3969/j.issn.1563-4795.2010.08.016
电子抢答器、FPGA、VHDL、QuartusⅡ
12
TP3;TP2
2011-01-27(万方平台首次上网日期,不代表论文的发表时间)
54-57
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn