10.3969/j.issn.1563-4795.2010.07.020
一种高效咬尾卷积码译码器的设计与仿真
介绍了咬尾卷积码的最优和次最优译码算法的实现细节,给出了采用新的蝶形图计算方法和环形内存来节省硬件资源的实现方法,最后给出了次最优算法在FPGA上的实现结果.
咬尾卷积码、次最优译码算法、蝶形图、FPGA
12
TN9;TP3
2010-09-03(万方平台首次上网日期,不代表论文的发表时间)
61-63
10.3969/j.issn.1563-4795.2010.07.020
咬尾卷积码、次最优译码算法、蝶形图、FPGA
12
TN9;TP3
2010-09-03(万方平台首次上网日期,不代表论文的发表时间)
61-63
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn