10.3969/j.issn.1563-4795.2009.12.019
基于DDS的数字移相正弦信号发生器的设计
给出了采用DDS设计思路和FPGA+MCU来设计一款数字移相正弦信号发生器的具体方法.本系统只存储0-π/2的采样值,然后通过变换得到0-2π的采样值,从而节约了波形存储器的容量.另外,系统还在相位累加器输出的相位序列上加入了随机抖动序列,从而降低了DDSS相位截断误差带来的杂散.
DDS、FPGA、Quartus Ⅱ、MCU、正弦信号
11
TN7;TN9
2010-01-29(万方平台首次上网日期,不代表论文的发表时间)
53-55,58