10.3969/j.issn.1563-4795.2009.10.020
0.6μm CMOS工艺全差分运算放大器的设计
介绍了一种全差分的套筒式折叠共源共栅运算放大器的设计结构,并采用HSPICE软件对电路设计进行了仿真.仿真结果表明,此运放的开环直流增益为80dB,相位裕度为80°,单位增益带宽为74MHz,具有较高的增益,而且功耗小于2mW.
全差分、套筒式、高增益、运算放大器
11
TN4;TN9
2009-12-11(万方平台首次上网日期,不代表论文的发表时间)
61-62,66
10.3969/j.issn.1563-4795.2009.10.020
全差分、套筒式、高增益、运算放大器
11
TN4;TN9
2009-12-11(万方平台首次上网日期,不代表论文的发表时间)
61-62,66
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn