10.3969/j.issn.1563-4795.2009.08.021
一种低电压带隙基准电压源的设计
分析了传统CMOS工艺带隙基准源电路中基准电压设计的局限性.给出了一种低电源电压带隙基准源的电路设计方法,该电路采TSMC0.13 μm CMOS工艺实现,通过Cadence Spectre仿真结果表明,该电路产生的600mV电压在-30~100℃范围内的温度系数为12×10-6/℃,低频时的电源抑制比(PSRR)可达-81 dB,可在1~1.8V范围内能正常工作.
带隙基准电压源、低电压源、PSRR、温度系数、电源抑制比
11
TN4;TN7
2009-09-28(万方平台首次上网日期,不代表论文的发表时间)
61-63