共模反馈环路稳定性分析及电路设计
系统介绍了全差分运放中的共模反馈原理,并对采用一级共模反馈的两级运放的拓扑结构进行了分析.从而推导出了环路的稳定条件,并基于这个条件设计了一种成本低、匹配好的共模反馈电路,该电路可避免由于共模外环正反馈导致电路出现的”锁死状态”.本电路的设计基于TSMC0.5um Bi-CMOS工艺.Speetre仿真结果表明:运放工作性能良好,可稳定输出共模电平.
共模反馈、环路、稳定条件、避免”锁死状态”
11
TN7;TN4
2009-04-03(万方平台首次上网日期,不代表论文的发表时间)
47-50,53