基于TS201和FPGA的雷达信号处理运算板硬件设计
为了解决传统运算板总线共享的硬件连接方式使信号处理速度降低的板间通信瓶颈,文中给出了一个基于TS201与FPGA的高速实时雷达信号运算板的设计方法.该方法可避免多处理器系统在数据传输中引起的总线冲突,从而有效提高实时信号处理系统的速度与性能.
总线冲突、LVDS、多通道数据处理、链路口
10
TN9;U66
2009-03-27(万方平台首次上网日期,不代表论文的发表时间)
19-21
总线冲突、LVDS、多通道数据处理、链路口
10
TN9;U66
2009-03-27(万方平台首次上网日期,不代表论文的发表时间)
19-21
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn