基于FPGA的工程钻机数据采集部分的设计与实现
提出了基TNiosⅡ嵌入式软核处理器和VerilogHDL设计和实现工程钻机数据采集的方法.该系统在NiosⅡ嵌入式软核处理器的控制下,通过A/D与FPGA的接口控制电路来实现对输入信号的A/D采样及数据存储,并对处理器处理后的数据进行LCD显示及输出控制.实验结果表明,该方案具有高效、可靠、低成本、集成度高等优点.
NiosⅡ软核处理器、Verilog HDL、FPGA、有限状态机、工程钻机、数据采集
10
江西省国土资源厅基金
2008-05-20(万方平台首次上网日期,不代表论文的发表时间)
共4页
16-19