基于FPGA的以太网控制器设计
针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法,该控制器能支持10 Mbps和100 Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入.
以太网、FPGA、嵌入式系统、以太网控制器
9
TP3(计算技术、计算机技术)
2008-03-31(万方平台首次上网日期,不代表论文的发表时间)
共6页
21-25,29
以太网、FPGA、嵌入式系统、以太网控制器
9
TP3(计算技术、计算机技术)
2008-03-31(万方平台首次上网日期,不代表论文的发表时间)
共6页
21-25,29
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn