10.3969/j.issn.1000-1077.2009.10.028
基于FPGA的图像中值滤波算法的优化及实现
针对FPGA可并行流水线工作的结构特点,对图像中值滤波算法进行了优化,并用VHDL语言在altera公司的现场可编程门阵列上进行了实现,并给出了部分关键程序.实验结果证明,该算法可满足实时性要求,滤波效果良好,适用于图像采集和预处理系统中.
中值滤波、算法优化、并行运算、现场可编程门阵列
TP3;TP2
2009-12-07(万方平台首次上网日期,不代表论文的发表时间)
共3页
94-96