10.3969/j.issn.1000-1077.2004.03.044
标准CMOS制程非挥发性内嵌式内存:NOVeA
@@ 许多系统单芯片(System-on-Chip,SoC)的设计团队,都会面临这样的问题:如何将非挥发性内存(NonVolatile Memory,NVM),设计到结构深奥的次微米系统单芯片(SoC)之中.为成就完整的单芯片解决方案,设计团队别无选择,只能选用落后于目前流行的标准逻辑制程二到三个技术世代之特殊制程.这种选择,必须使用额外的制程步骤,同时也会增加晶圆的成本、芯片尺寸、效能,以及耗电量.否则,设计团队就只能将系统单芯片(SoC)和非挥发性内存(NVM)分开,改以效率较差、成本较高、速度较慢,而且占用区域也较大的双芯片方式来建构系统.
标准、非挥发性、内嵌式、系统单芯片、设计团队、选择、芯片尺寸、内存、解决方案、建构系统、成本、双芯片、耗电量、效能、效率、微米、区域、逻辑、晶圆、结构
O74;O43
2005-01-04(万方平台首次上网日期,不代表论文的发表时间)
共7页
108-114