期刊专题

全新革命性架构ASMBL平台的FPGA

引用
@@ ASIC的非重复研发成本(NRE)与研发时间正迅速攀升.在0.13微米领域为例,不但非重复研发成本(NRE)甚至高达1000万美元以上,设计一套ASIC芯片通常必须要耗费12至18个月的时间.此外,在开芯片的设计规格时,必须考虑支持不同应用的调整性(Adaptability).调整性的需求来自于许多因素,其中包括:

革命、架构、研发成本、芯片、设计规格、多因素、应用、微米、美元、耗费

F27;D03

2005-01-04(万方平台首次上网日期,不代表论文的发表时间)

共4页

46-49

相关文献
评论
暂无封面信息
查看本期封面目录

电子与电脑

1000-1077

11-2199/TN

2004,(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn